|
 【產(chǎn)通社,6月8日訊】中國科學(xué)院微電子研究所(Microelectronice of Chinese Academy of Sciences)官網(wǎng)消息,其集成電路先導(dǎo)工藝研發(fā)中心羅軍研究員課題組在STT-MRAM器件與集成技術(shù)研究領(lǐng)域取得了階段性進(jìn)展。課題組聯(lián)合北京航空航天大學(xué)趙巍勝教授團(tuán)隊以及江蘇魯汶儀器有限公司,基于8吋CMOS先導(dǎo)工藝研發(fā)線,自主研發(fā)原子層級磁性薄膜沉積、深紫外曝光、原子層級隧道結(jié)刻蝕以及金屬互連等關(guān)鍵工藝模塊,在國內(nèi)首次實(shí)現(xiàn)了晶圓級亞百納米STT-MRAM存儲器件制備,器件隧穿磁電阻比(TMR)達(dá)到100%以上,臨界翻轉(zhuǎn)電壓0.4V,寫入速度達(dá)到2ns(@Vdd=1.0V),為新型定制化STT-MRAM非揮發(fā)存儲器的研制奠定了基礎(chǔ)。  隨著集成電路工藝制程進(jìn)入2X納米及以下技術(shù)節(jié)點(diǎn),傳統(tǒng)的eFlash因工藝兼容性、能效、壽命以及成本等問題,在持續(xù)微縮方面存在很大挑戰(zhàn)。STT-MRAM因具有可微縮性、高速(比eFlash快1000倍)、低功耗及高耐久度等優(yōu)點(diǎn),同時兼容各類主流前道邏輯工藝(Bulk、Fin、FD-SOI),被業(yè)界認(rèn)為是替代eFlash的候選者之一。  針對STT-MRAM集成工藝中磁性薄膜沉積和刻蝕技術(shù)兩大關(guān)鍵工藝模塊,羅軍課題組研發(fā)了原子層級磁性薄膜沉積工藝并創(chuàng)新性地提出基于SiNx的類側(cè)墻轉(zhuǎn)移隧道結(jié)刻蝕方法,有效抑制了刻蝕過程中反濺金屬沉積導(dǎo)致的MgO側(cè)壁短路問題。同時,課題組采用Ta/Ru/Ta的復(fù)合硬掩模結(jié)構(gòu),不僅有效改善了隧道結(jié)的刻蝕陡直度,還結(jié)合Trimming工藝將隧道結(jié)尺寸減小至100nm以下,一定程度上解決了漏磁場干擾問題。目前課題組已全線打通8吋晶圓級STT-MRAM集成工藝,實(shí)現(xiàn)了晶圓級STT-MRAM的存儲器件制備,器件性能達(dá)到TMR≥100%,RA≤10Ωμm2,臨界翻轉(zhuǎn)電流密度(Jc)<9MA/cm2,翻轉(zhuǎn)速度2ns@Vdd=1V。  該項工作在2019年12月舉行的國際電子器件會議(IEDM)上進(jìn)行了展示。查詢進(jìn)一步信息,請訪問官方網(wǎng)站 http://www.ime.cas.cn。(robin, 張底剪報) (完)
|