|
 【產(chǎn)通社,9月13日訊】萊迪思半導(dǎo)體公司(Lattice Semiconductor Corporation;NASDAQ股票代碼:LSCC)官網(wǎng)消息,其單線聚合(SWA)IP解決方案為開發(fā)人員提供了快速、簡(jiǎn)便、創(chuàng)新的方式,通過使用低功耗、小尺寸的萊迪思FPGA來大幅減少嵌入式設(shè)計(jì)中電路板之間和組件之間連接器的數(shù)量,在工業(yè)、消費(fèi)電子和計(jì)算等應(yīng)用中減小系統(tǒng)總體尺寸,降低BOM成本。 萊迪思垂直市場(chǎng)經(jīng)理Hussein Osman表示:“開發(fā)人員希望找到創(chuàng)新的方法來簡(jiǎn)化和加速嵌入式系統(tǒng)的開發(fā),同時(shí)盡可能降低BOM成本。我們?nèi)碌腟WA解決方案通過減少系統(tǒng)中連接器的數(shù)量可滿足以上三個(gè)需求。該解決方案非常適合新手和FPGA開發(fā)專家。它的預(yù)配置位流文件可幫助FPGA設(shè)計(jì)新手快速配置SWA應(yīng)用,無(wú)需HDL編碼經(jīng)驗(yàn);同時(shí)該解決方案支持?jǐn)U展參數(shù),因此FPGA專家可以輕松地將萊迪思SWA位流與自己編寫的HDL代碼結(jié)合使用! 產(chǎn)品特點(diǎn) 在電子系統(tǒng)中連接各電路板和模塊的連接器不僅價(jià)格較高,還占用設(shè)備有限的寶貴空間,且隨著設(shè)備的使用其性能也會(huì)大打折扣,影響系統(tǒng) 的穩(wěn)定性。在多個(gè)連接器連接的空間有限的電路板之間傳輸信號(hào)也會(huì)帶來設(shè)計(jì)方面的挑戰(zhàn),拖慢了產(chǎn)品的整體上市時(shí)間。 SWA解決方案采用功耗極低、小尺寸的萊迪思iCE40 UltraPlus FPGA,為開發(fā)人員提供實(shí)現(xiàn)單線接口所需的硬件和軟件,在系統(tǒng)的組件和電路板之間聚合多個(gè)通用I/O(I2C、I2S、UART和GPIO)數(shù)據(jù)流。萊迪思目前在預(yù)配置位流中提供以下聚合I/O配置,以實(shí)現(xiàn)應(yīng)用的快速原型設(shè)計(jì)開發(fā)。 - 2個(gè)I2S、1個(gè)I2C外設(shè)、1個(gè)I2C控制器和8個(gè)GPIO信號(hào); - 6個(gè)I2C控制器和2個(gè)GPIO信號(hào); - 1個(gè)I2C控制器和12個(gè)GPIO信號(hào); - 3個(gè)I2C控制器、2個(gè)I2C外設(shè)和15個(gè)GPIO信號(hào); - 1個(gè)I2S、1個(gè)I2C控制器,1個(gè)I2C外設(shè)和8個(gè)GPIO信號(hào)。 供貨與報(bào)價(jià) 要求客制化配置的萊迪思客戶可以免費(fèi)從萊迪思技術(shù)支持獲取。查詢進(jìn)一步信息,請(qǐng)?jiān)L問官方網(wǎng)站 http://www.latticesemi.com/zh-CN。(Lisa WU, 365PR Newswire) (完)
|