【產(chǎn)通社,12月5日】瑞薩科技(Renesas Technology)公司網(wǎng)站消息,已經(jīng)開發(fā)出符合PCI Express Base規(guī)范2.0版(PCI Express 2.0)高速串行接口標準要求的邏輯與物理層IP。新型IP支持 65nm工藝節(jié)點,而整合了該IP的LSI可以輕松地連接到其它支持PCI Express 2.0標準的器件,從而使得開發(fā)人員能夠創(chuàng)建具有高端圖形處理功能的系統(tǒng)。
新IP提供了速度為PCI Express 1.1的2倍的高速數(shù)據(jù)傳輸,能夠在操作過程中動態(tài)地轉(zhuǎn)換傳輸速率。跟PCI Express 2.0標準中規(guī)定的一樣,該功能實現(xiàn)了動態(tài)切換:
. 當需要高速數(shù)據(jù)傳輸時,多條通均在5.0Gbps的最大傳輸速率下運行。
. 當傳輸量較低時,優(yōu)先降低功耗。只有一條通道在2.5Gbps(這是最大速率的一半)的傳輸速率下運行。
與早期IP相比,新型IP節(jié)省了高達50%的功耗,F(xiàn)有功耗管理功能和新型上配置功能組合極大地降低了系統(tǒng)總功耗。當新型IP被整合到MCU或SoC之類的產(chǎn)品中時,用戶能夠選擇適合其目標系統(tǒng)的功能選項。
按計劃,瑞薩科技公司將在2009年推出首批整合了該新型IP的產(chǎn)品,該產(chǎn)品將用于需要能夠傳輸大量數(shù)據(jù)的圖形和存儲等領(lǐng)域的系統(tǒng)中。
查詢進一步信息,請訪問http://cn.renesas.com/fmwk.jsp?cnt=press_releases_index.jsp&fp=/company_info/news_and_events/press_releases/。
(完)