|
 【產(chǎn)通社,7月31日訊】中國(guó)科學(xué)院微電子研究所(Microelectronice of Chinese Academy of Sciences)官網(wǎng)消息,2024 IEEE Symposium on VLSI Technology & Circuits近日在美國(guó)召開(kāi),微電子所抗輻照器件技術(shù)重點(diǎn)實(shí)驗(yàn)室李博研究員、楊尊松研究員團(tuán)隊(duì)在會(huì)上展示了高性能鎖相環(huán)芯片的最新研究進(jìn)展。 網(wǎng)路數(shù)據(jù)交互量爆炸式增長(zhǎng),促使通信技術(shù)的不斷進(jìn)步,5.5G、6G、224Gb/s高速接口電路等新一代通信系統(tǒng)要求鎖相環(huán)頻率綜合器的RMS抖動(dòng)小于50fs,這在硅基CMOS集成電路設(shè)計(jì)中極具挑戰(zhàn)。 亞采樣鎖相環(huán)的相位鎖定環(huán)路無(wú)需使用多模分頻器和重定時(shí)器,有潛力在低功耗下進(jìn)一步提升抖動(dòng)性能。對(duì)于50fs以下極低RMS抖動(dòng),參考路徑中的緩沖器通常會(huì)極大限制亞采樣鎖相環(huán)的帶內(nèi)相位噪聲,需要消耗較大功耗和面積將其降低至較低水平。雙邊沿采樣鑒相技術(shù)能夠?qū)⒖季彌_器引入的相位噪聲降低3dB,但會(huì)惡化頻率分辨率。針對(duì)上述問(wèn)題,抗輻照器件技術(shù)重點(diǎn)實(shí)驗(yàn)室研究團(tuán)隊(duì)提出了可配置雙邊沿亞采樣鎖相環(huán)結(jié)構(gòu),通過(guò)奇偶采樣模式切換,能夠在同步實(shí)現(xiàn)低功耗和低抖動(dòng)的前提下保持頻率分辨率不變,所提出的鎖相環(huán)結(jié)構(gòu)在硅基65nm CMOS工藝上進(jìn)行了流片驗(yàn)證,實(shí)現(xiàn)了目前國(guó)際上最佳的抖動(dòng)-功耗的參考頻率歸一化優(yōu)值。 上述研究成果以“A 6.5-to-6.9-GHz SSPLL with Configurable Differential Dual-Edge SSPD Achieving 44-fs RMS Jitter, ?260.7-dB FOMJitter, and ?76.5-dBc Reference Spur”為題發(fā)表在集成電路設(shè)計(jì)領(lǐng)域國(guó)際頂級(jí)會(huì)議2024 VLSI Technology and Circuits,微電子所博士研究生陳天樂(lè)和任洪宇為該文章的共同第一作者,微電子所楊尊松研究員、李博研究員為該文章的通訊作者。 查詢進(jìn)一步信息,請(qǐng)?jiān)L問(wèn)官方網(wǎng)站 http://ime.cas.cn/kygz/kydt/index_1.html。(Robin Zhang,產(chǎn)通數(shù)造) (完)
|