|
 【產(chǎn)通社,2月7日訊】中國科學(xué)院微電子研究所(Microelectronice of Chinese Academy of Sciences)官網(wǎng)消息,全環(huán)繞柵(GAA)器件具有極佳的柵控特性、更高的驅(qū)動性能以及更多的電路設(shè)計靈活性,是主流集成電路制造繼FinFET之后的核心晶體管結(jié)構(gòu)。目前,三星電子(Samsung)、臺積電(Intel)與因特爾(TSMC)已經(jīng)或者即將在3納米及以下技術(shù)節(jié)點(diǎn)采用該器件進(jìn)行工藝量產(chǎn)。但其被內(nèi)側(cè)墻隔開的堆疊納米片溝道會導(dǎo)致非連續(xù)源漏選擇外延進(jìn)而產(chǎn)生大量缺陷,引起源漏應(yīng)變減弱與驅(qū)動電流退化,造成較嚴(yán)重的源漏寄生電阻效應(yīng),成為其面向高性能電路應(yīng)用的關(guān)鍵挑戰(zhàn)。 為了突破GAA器件中嚴(yán)重的源漏選擇外延缺陷產(chǎn)生的高寄生電阻和低驅(qū)動性能挑戰(zhàn),微電子所集成電路先導(dǎo)工藝研發(fā)團(tuán)隊提出了一種與GAA制造工藝兼容的近自對準(zhǔn)支撐臺(Quasi-Self-Aligned Landing Pads)技術(shù),實現(xiàn)GAA器件中多層堆疊納米片溝道和單晶SiGe/Si超晶格源極/漏極(SD)結(jié)構(gòu)之間的無缺陷連接,同時避免離子注入摻雜引起的源漏缺陷與多晶態(tài)。實驗結(jié)果表明,采用QSA LPs技術(shù)的 GAA器件的寄生SD電阻(RSD)降低至100Ω,開態(tài)電流 (Ion) 值達(dá)到 965μA/μm,達(dá)到世界先進(jìn)水平,為高性能GAA電路應(yīng)用提供了一種創(chuàng)新技術(shù)方案。 基于本研究成果的論文“High-Performance Gate-All-Around FETs with 100Ω Parasitic Resistance and 965μA/μm On-State Current using Quasi-Self-Aligned Landing Pads”(DOI: 10.1109/LED.2024.3505926)近期發(fā)表在IEEE Electron Device Letters期刊上,微電子所研究生蔣任婕為第一作者,張青竹研究員和殷華湘研究員為該文共同通訊作者。該項研究得到了中國科學(xué)院戰(zhàn)略性先導(dǎo)專項(A類)、國家自然科學(xué)基金的支持。 查詢進(jìn)一步信息,請訪問官方網(wǎng)站 http://www.ime.cas.cn/kygz/kydt/202501/t20250124_7523123.html,以及 https://ieeexplore.ieee.org/document.10767246。(Robin Zhang,產(chǎn)通數(shù)造) (完)
|