加入收藏
 免費注冊
 用戶登陸
首頁 展示 供求 職場 技術(shù) 智造 職業(yè) 活動 視點 品牌 鐠社區(qū)
今天是:2026年3月17日 星期二   您現(xiàn)在位于: 首頁 →  技術(shù) → 半導(dǎo)體器件(工藝制程)
集成電路(IC)常見封裝信息
2010/12/17 11:19:48    
µDFN: Micro Dual Flatpack No Lead 
µMAX: Micro-MAX, Thin Shrink Small-Outline
µMAX-EP: Micro-MAX, Thin Shrink Small-Outline, Exposed Pad
BGA: Ball-Grid Array
CAN-F3: iButton F3 MicroCan
CAN-F5: iButton F5 MicroCan  
CDIP(N): Ceramic Dual-In-Line, Narrow
CDIP(W): Ceramic Dual-In-Line, Wide
CQUAD-GL: Ceramic Quadpack, with Glass Lens
CSBGA: Chip-Scale Ball-Grid Array
CSP: Chip-Scale Package
EDIP: Encapsulated Dual-In-Line Module
FCBGA: Flip Chip Ball-Grid Array
FCCSP:  Flip Chip Chip Scale Package 
FCHIP: Flip Chip
FCLGA: Flip Chip Land Grid Array
FPCK: Flatpack
LCC: Leadless Chip Carrier
LCCC: Leadless Chip Carrier with Crystal 
LGA: Land Grid Array
LQFP: Low Quad Flatpack
MQFP: Metric Quad Flatpack
PBGA: Plastic Ball-Grid Array
PCAP: PowerCap Module 
PDIP(N) : Plastic Dual-In-Line, Narrow
PDIP(W): Plastic Dual-In-Line, Wide
PLCC: Plastic Leaded Chip Carrier
QFN: Quad Flatpack, No Leads
QSOP: Quarter Small-Outline Package
QSOP-EP: Quarter Small-Outline Package, Exposed Pad
SBDIP(N): Sidebraze Ceramic Dual-In-Line, Narrow
SBDIP(W): Sidebraze Ceramic Dual-In-Line, Wide
SBGA: Super Ball-Grid Array
SOIC(N)-EP: Small-Outline IC, Narrow (0.15in), Exposed Pad
SSOP: Shrink Small-Outline Package
TDFN: Plastic Very Very Thin Dual Flatpack, No Leads
TDFN-EP: Plastic Very Very Thin Dual Flatpack No Leads, Exposed Pad
TEPBGA:  Thermally Enhance Plastic Ball-Grid Array
TEPBGA-HS: Thermally Enhance Plastic Ball-Grid Array, with Heat Sink
TLGA: Thin Land Grid Array
TQFN: Thin Quad Flatpack, No Leads
TQFN-I: Thin Quad Flatpack, No Leads, Inverted
TQFP: Thin Quad Flatpack
TQFP-EP: Thin Quad Flatpack, Exposed Pad
TQFP-EU: Thin Quad Flatpack, Exposed Pad Up
TSOC: Thin Small-Outline C-Lead
TSOP: Thin Small-Outline Package
TSOT: Thin Small-Outline Transistor
TSSOP: Thin Shrink Small-Outline Package
TSSOP-EP: Thin Shrink Small-Outline Package, Exposed PadUCSP: Ultra Chip-Scale Package
ULTRA TDFN OPTO2x2 
UTDFN: Ultra Very Very Thin Dual Flatpack
UTLGA: Ultra Thin Land Grid Array
UTQFN: Ultra Thin Quad Flatpack
WLCSP: Wafer-Level Chip-Scale Package
WLP: Wafer-Level Package
→ 『關(guān)閉窗口』
 -----
 [ → 我要發(fā)表 ]
上篇文章:幾種常見的半導(dǎo)體集成電路(IC)封裝形式
下篇文章:IO-Link點對點通信標(biāo)準(zhǔn)
→ 主題所屬分類:  半導(dǎo)體器件 → 工藝制程
 熱門文章
 如何申請EtherCAT技術(shù)協(xié)會(ETG)會員資格 (200281)
 臺北國際計算機(jī)展(COMPUTEX 2015)參展商名… (107849)
 上海市集成電路行業(yè)協(xié)會(SICA) (96798)
 USB-IF Members Company List (89196)
 第十七屆中國專利優(yōu)秀獎項目名單(507項) (78098)
 蘋果授權(quán)MFi制造商名單-Authorized MFi Lic… (73527)
 臺北國際計算機(jī)展(COMPUTEX 2015)參展商名… (70800)
 中國130家太陽能光伏組件企業(yè)介紹(3) (59403)
 PLC論壇 (54258)
 中國130家太陽能光伏組件企業(yè)介紹(2) (50760)
 最近更新
 涉及圖形用戶界面的產(chǎn)品外觀設(shè)計專利申請指引 (12月18日)
 jpg、gif、png、webp等主流圖片格式選擇建議 (9月9日)
 AI演進(jìn)推動5G與Wi-Fi連接方式的變革 (9月6日)
 晶振:人工智能時代的精密脈搏 (8月29日)
 晶振—機(jī)械臂高精度動作的“隱形指揮官” (8月29日)
 趨膚效應(yīng)(Skin Effect)對電子電器的影響及應(yīng)… (8月18日)
 一本面向設(shè)計工程師精心修訂和更新的《ESD應(yīng)用手冊… (3月10日)
 表皮電子學(xué)的代表作:石墨烯紋身 (2月26日)
 在晶圓級大規(guī)模生產(chǎn)中引入脈沖激光沉積(PLD)技術(shù) (1月21日)
 你聽說過PiezoMEMS技術(shù)嗎? (1月21日)
 文章搜索
搜索選項:            
  → 評論內(nèi)容 (點擊查看)
您是否還沒有 注冊 或還沒有 登陸 本站?!
關(guān)于我們 ┋ 免責(zé)聲明 ┋ 產(chǎn)品與服務(wù) ┋ 聯(lián)系我們 ┋ About 365PR ┋ Join 365PR
Copyright @ 2005-2008 365pr.net Ltd. All Rights Reserved. 深圳市產(chǎn)通互聯(lián)網(wǎng)有限公司 版權(quán)所有
E-mail:postmaster@365pr.net 不良信息舉報 備案號:粵ICP備06070889號